Cadence法解析SRAM多单元翻转机制

Nuclear Electronics & Detection Technology(2020)

引用 0|浏览0
暂无评分
摘要
通过软件模拟解释了SoC静态随机存储器单粒子实验中发现的多单元翻转以及物理地址存在固定差值的现象.采用Cadence软件设计了3×3 SRAM阵列及必要的外围电路;分析比较了串联和并联理想电流源替代单粒子瞬态电流脉冲的局限性,提出了一种新的电路结构来修正理想电流源串联引发的错误;采用软件模拟方法实现了多位翻转和多单元翻转仿真,分析认为多位翻转和多单元翻转可以通过外围电路进行相互转换,实验所用SoC存储器具有较好的抗多位翻转性能.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要