基于LVDS的高速数据回读系统设计

Journal of North University of China(Natural Science Edition)(2021)

引用 2|浏览2
暂无评分
摘要
针对某型号弹体在发射和飞行过程中被测参数信号存在脉宽极窄的现象,其内置离线式采集系统在设计时会采用高采样率的模数转换器(ADC),但存在固态存储器(Flash)最终存储的数据量太大、现有回读系统速率慢、回读时间过长、靶场实验无法继续进行等问题.基于此,设计了一种可以将数据高速回读的系统.系统使用现场可编辑门阵列(FPGA)作为主控模块,利用FPGA内部资源搭建低电压差分信号(LVDS)接口用于数据回读;使用Visual Studio编写上位机,完成指令和数据的交互,实现数据的及时回读.实验结果表明,该系统回读速率达100 MB/s,且无误码、丢帧现象.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要