谷歌浏览器插件
订阅小程序
在清言上使用

一种用于继电保护的电源钳位静电放电电路

Semiconductor Technology(2021)

引用 1|浏览0
暂无评分
摘要
与消费类电子产品相比,用于继电保护的集成电路(IC)面临着更为严苛的静电放电(ESD)环境,需要高可靠性的电源钳位ESD电路,但这会给芯片带来较大的泄漏功耗.针对继电保护电路的ESD需求,提出了一种低漏电型电源钳位ESD电路,减小了ESD触发模块的电容,有效防止了继电保护下快速上电和高频噪声带来的误触发.利用电流镜结构获得大的等效ESD触发模块电容,保证了泄放晶体管的导通时间.利用钳位二极管技术,减小钳位电路触发模块的泄漏电流.基于标准65 nm CMOS工艺对电源钳位ESD电路进行了流片验证,测试结果表明,人体模型(HBM) ESD防护能力可达4 kV,泄漏电流为25.45 nA.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要