Chrome Extension
WeChat Mini Program
Use on ChatGLM

一种基于相对延时比模型的全数字时钟电路产生器

Microelectronics & Computer(2017)

Cited 0|Views4
No score
Abstract
设计了一种应用于低功耗领域的基于相对延时比模型的全数字时钟生成器,解决了环形振荡器产生振荡周期受到工艺偏差、环境温度偏移和供电电压抖动等因素影响的问题.该时钟生成器由相对延时比生成器、映射译码单元和数字控制振荡器组成.一款10~40 MHz频率可调节的全数字时钟电路生成器基于smic180 nm CMOS工艺库,整个芯片面积(除IOpad)为1.02 mm2.测试结果表明,当目标频率设定为25 MHz,在供电电压在1.6~2V,环境温度在o~80℃变化时,该时钟生成器的最大输出频率误差为3%,输出时钟相位噪声在1 MHz频偏处为-114.82 dBc/Hz,具有良好的频率稳定性.
More
Translated text
AI Read Science
Must-Reading Tree
Example
Generate MRT to find the research sequence of this paper
Chat Paper
Summary is being generated by the instructions you defined