一种D波段小型化定向耦合器芯片设计

Journal of Terahertz Science and Electronic Information Technology(2019)

引用 0|浏览4
暂无评分
摘要
基于GaAs 0.1μm pHEMT工艺,设计了一款工作在0.1~0.14 THz的小型化定向耦合器芯片.采用加载开路枝节线的方式提高传输线的等效电长度,进而实现电路结构的小型化;利用曲折线的方式构成开路枝节线,使得耦合器的物理尺寸进一步缩小.采用电磁仿真软件仿真表明,所设计的小型化定向耦合芯片中心工作频率为0.12 THz,相对带宽大于30%,带内的回波损耗高于20 dB,带内插入损耗小于1 dB,耦合度为(10±0.5)dB,带内隔离度大于20 dB,直通端口与耦合端口相位差为90°±3.5°,其尺寸为0.21 mm×0.19 mm(不计Pad尺寸).
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要