新型无结型晶体管特性仿真及性能优化设计

Microelectronics(2020)

引用 0|浏览2
暂无评分
摘要
随着晶体管特征尺寸缩小至10 nm以下,传统Si基MOSFET面临诸多挑战,而新型沟道材料和器件结构将有望进一步提升器件性能.基于绝缘体上锗衬底的无结型晶体管(GOI-JLT)制作工艺简单、电学特性优良,有望在空间电子系统中应用.利用TCAD仿真软件Sentaurus,研究了GOI-JLT的电学特性,提出一种通过调节沟道掺杂分布来优化器件性能的方法.仿真结果表明,沟道采用高斯掺杂分布,能显著降低器件关态漏电流(降低约三个数量级),提高开关比(提高约三个数量级),抑制短沟道效应.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要