阻抗失配引起的伪码测距误差分析与仿真

Computer Simulation(2008)

引用 0|浏览5
暂无评分
摘要
在高精度伪码测距系统中,信号收发链路设备连接的阻抗失配将对伪距测量产生附加的误差影响。为了定量分析阻抗失配对伪码测距的误差影响,首先给出了阻抗失配情况下的直序扩频(DS/SS)信号失真模型,在此基础上分析相干延迟锁定环(CDLL)和非相干延迟锁定环(NCDLL)条件下,阻抗失配引起的伪码跟踪误差,推导了跟踪误差的解析表达式,给出了计算机仿真结果。研究结果表明:阻抗失配对伪码跟踪误差的影响可达数ns量级,严重影响伪码测距的准确性;通过良好阻抗匹配和适当提高扩频码速率可以显著的降低伪码测距误差。研究结果可为伪码测距系统的工程实现提供重要的参考。
更多
查看译文
关键词
Coherent Delay Lock Loop(CDLL),Non-coherent Delay Lock Loop (NCDLL),Voltage Standing-Wave Ratio(VSWR),Impedance matching
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要