大电容负载下的高速、低功耗动态摆率增强电路研究

Microelectronics & Computer(2012)

引用 0|浏览17
暂无评分
摘要
本文提出了一种针对大负载电容的高速、低功耗动态摆率增强电路设计方法.电路通过直接监测主运算放大器输入端的差分电平变化,实现对主放大器的动态电流补偿,较大幅度地提高了摆率增强效果.通过改变核心MOS管尺寸,可以实现对摆率增强电路开启阈值的调节.通过引入开关控制,可以实现对摆率增强电路的及时"休眠",提高电路的能效.动态摆率增强电路与主运算放大器为并行关系,因此适用于所有结构的运算放大器,通用性强.电路采用0.35μm商业CMOS工艺实现,有效芯片面积0.15×0.15mm2.采用5V单电源供电,测试结果表明,本电路针对400pF大负载电容,可以实现7V/μs的正向摆率及10V/μs的负向摆率,功率消耗6.25μW.该方法与传统的电路结构相比,工作效率显著提高.
更多
查看译文
关键词
high-speed,low-power,dynamic slew-rate enhancement
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要