基本信息
浏览量:222
职业迁徙
个人简介
他负责设计了被广泛认可为国际首个采用全局异步局部同步时钟的36核处理器 (ASAP),此项目被著名杂志EE TIMES 报道;他还参与设计了一167核处理器。在IntellaSys期间,他参与设计采用堆栈式架构的极小面积极低功耗的40核及144核处理器(SEAforth)。他已出版一本专著,发表(录用)论文20余篇,包括国际顶级的会议/期刊如:ISSCC, VLSI Symposium, 2篇JSSC, 3篇TVLSI, IEEE Micro,其中06年的ISSCC论文已被引用30余次。另外他已申请1份专利。
研究兴趣
论文共 184 篇作者统计合作学者相似作者
按年份排序按引用量排序主题筛选期刊级别筛选合作者筛选合作机构筛选
时间
引用量
主题
期刊级别
合作者
合作机构
IEEE Transactions on Circuits and Systems II: Express Briefsno. 99 (2024): 1-1
ELECTRONICSno. 5 (2024): 909
IEEE Transactions on Circuits and Systems II: Express Briefsno. 99 (2024): 1-1
CoRR (2023)
引用0浏览0EI引用
0
0
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMSno. 12 (2023): 2030-2043
International Conference on Algorithms and Architectures for Parallel Processingpp.212-229, (2023)
Microelectron. J. (2023): 105825-105825
引用0浏览0EI引用
0
0
加载更多
作者统计
合作学者
合作机构
D-Core
- 合作者
- 学生
- 导师
数据免责声明
页面数据均来自互联网公开来源、合作出版商和通过AI技术自动分析结果,我们不对页面数据的有效性、准确性、正确性、可靠性、完整性和及时性做出任何承诺和保证。若有疑问,可以通过电子邮件方式联系我们:report@aminer.cn