Shi-Yi HuangNational Changhua University of Education关注立即认领分享关注立即认领分享基本信息浏览量:4职业迁徙个人简介暂无内容研究兴趣论文共 3 篇作者统计合作学者相似作者按年份排序按引用量排序主题筛选期刊级别筛选合作者筛选合作机构筛选时间引用量主题期刊级别合作者合作机构Combined use of rising and falling edge triggered clocks for peak current reduction in IP-Based SoC designsTsung-Yi Wu,Tzi-Wei Kao,Shi-Yi Huang,Tai-Lun Li,How-Rern LinASP-DAC(2010)引用2浏览0EIWOS引用20A VLSI design with built-in SRAM arrays for implementing Full Search Block Matching AlgorithmTsungyi Wu,Kuangyao Chen,Shiyi Huang,Tailun Li,Howrern LinKyoto(2009)引用3浏览0EIWOS引用30A peak current and power pad count reduction tool for system-level IC designersTsungyi Wu,Tziwei Kao,Shiyi Huang,Tailun Li,Howrern LinKyoto(2009)引用0浏览0EIWOS引用00作者统计合作学者合作机构D-Core合作者学生导师暂无相似学者,你可以通过学者研究领域进行搜索筛选数据免责声明页面数据均来自互联网公开来源、合作出版商和通过AI技术自动分析结果,我们不对页面数据的有效性、准确性、正确性、可靠性、完整性和及时性做出任何承诺和保证。若有疑问,可以通过电子邮件方式联系我们:report@aminer.cn