基本信息
浏览量:17
![](https://originalfileserver.aminer.cn/sys/aminer/icon/show-trajectory.png)
个人简介
具体研究成果包括:
1、在众核处理器设计方面,提出了多种面向VLIW多核流架构的高运算单元利用率编译优化技术和运算单元利用率感知的核心映射调度方法,优化了核心运算单元的利用率,显著提升了处理器性能,降低了处理器功耗,解决了基于片上网络的众核处理器高性能低功耗编译优化的技术难题。
2、在异构多核处理器架构方面,提出了一种面向多模复合信息处理的异构多核处理器架构,首次实现了一款领域功能优化与计算资源重构融合的处理器器件,解决了单芯片实现多模信息实时处理与计算密集型算法动态优化的技术难题。
3、在并行编程与编译优化方面,提出了一种基于超微内核和计算阵列引擎的多任务协同开发方法,首次实现了一个面向异构多核架构的可配置软件开发工具,解决了异构多核通信、分布式内存管理、跨核任务调度等技术难题。
4、在智能处理器架构方面,提出了一种新型基于SRAM存算一体的异构众核处理器架构,设计并实现了面向延时和吞吐量优化的互连网络流控机制和路由算法,通过采用非规则稀疏性优化的向量计算,从软硬件协同优化角度充分利用SRAM存内计算的优势,极大提高了系统架构的能量效率,相比传统CPU/GPU具有明显优势。
1、在众核处理器设计方面,提出了多种面向VLIW多核流架构的高运算单元利用率编译优化技术和运算单元利用率感知的核心映射调度方法,优化了核心运算单元的利用率,显著提升了处理器性能,降低了处理器功耗,解决了基于片上网络的众核处理器高性能低功耗编译优化的技术难题。
2、在异构多核处理器架构方面,提出了一种面向多模复合信息处理的异构多核处理器架构,首次实现了一款领域功能优化与计算资源重构融合的处理器器件,解决了单芯片实现多模信息实时处理与计算密集型算法动态优化的技术难题。
3、在并行编程与编译优化方面,提出了一种基于超微内核和计算阵列引擎的多任务协同开发方法,首次实现了一个面向异构多核架构的可配置软件开发工具,解决了异构多核通信、分布式内存管理、跨核任务调度等技术难题。
4、在智能处理器架构方面,提出了一种新型基于SRAM存算一体的异构众核处理器架构,设计并实现了面向延时和吞吐量优化的互连网络流控机制和路由算法,通过采用非规则稀疏性优化的向量计算,从软硬件协同优化角度充分利用SRAM存内计算的优势,极大提高了系统架构的能量效率,相比传统CPU/GPU具有明显优势。
研究兴趣
论文共 21 篇作者统计合作学者相似作者
按年份排序按引用量排序主题筛选期刊级别筛选合作者筛选合作机构筛选
时间
引用量
主题
期刊级别
合作者
合作机构
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMSno. 12 (2023): 2030-2043
Microelectronics Journal (2023): 105825-105825
2023 IEEE Computer Society Annual Symposium on VLSI (ISVLSI)pp.1-6, (2023)
56TH IEEE/ACM INTERNATIONAL SYMPOSIUM ON MICROARCHITECTURE, MICRO 2023pp.411-423, (2023)
ELECTRONICS LETTERSno. 14 (2023)
ISCASpp.1-5, (2023)
2021 IEEE MTT-S INTERNATIONAL WIRELESS SYMPOSIUM (IWS 2021)pp.1-3, (2021)
加载更多
作者统计
合作学者
合作机构
D-Core
- 合作者
- 学生
- 导师
数据免责声明
页面数据均来自互联网公开来源、合作出版商和通过AI技术自动分析结果,我们不对页面数据的有效性、准确性、正确性、可靠性、完整性和及时性做出任何承诺和保证。若有疑问,可以通过电子邮件方式联系我们:report@aminer.cn